聯絡我們 TOP
Activities
活動一覽
Activities
DDR5 記憶體介面 - 訊號完整性除錯和一致性測試
我要參加研討會
課程代碼
DDR
課程時間
2025/8/7 (Thu.) 10:00-11:00 AM
主辦單位
台灣羅德史瓦茲
協辦單位
城市
地點
線上研討會不限地點
是否收費
報名人數
無上限
簡介

將 DDR SDRAM 記憶體整合到設計中可能是一項頗具挑戰性的任務。隨著 DDR5 和 LPDDR5 資料速率的不斷提升,訊號完整性的要求也越來越高,較低的電源電壓會降低設計的容忍度,而更高的電子元件密度則會導致更多潛在的干擾源。

立即報名線上研討會,和我們一起探索創新的測試解決方案,於記憶體介面設計中藉由除錯發現錯誤來源,並驗證容忍度,及其是否符合相應的 DDR5 和 LPDDR5 JEDED 規範,講師也將討論適用於 DDR 記憶體設計的最高效的訊號完整性除錯工具,並設定DDR5 及展示如何使用它,包含以下主題:

  • 區域觸發—用於專用的讀取和寫入突發分析
  • 眼圖—是最直覺的訊號完整性驗證工具
  • 自動一致性測試—提供指導性測試設定和自動測試執行

 

以及您不可錯過的五大要點:

  • 將 DDR5 和 LPDDR5 SDRAM 整合到您的設計中的關鍵挑戰
  • 專門針對 DDR 記憶體介面的高階訊號完整性除錯工具
  • 區域觸發等實用技術,用於隔離讀取/寫入突發
  • 如何最佳化您的 DDR5/LPDDR5 介面以實現最佳效能和可靠性
  • 執行自動合規性測試,確保您的設計符合 JEDEC 標準

活動議程
時間活動議程下載
2025/8/7 10:00-11:00DDR5 記憶體介面 - 訊號完整性除錯和一致性測試
講師介紹
Guido Schulze
Guido Schulze / Product Manager Oscilloscopes; Rohde & Schwarz
Guido Schulze has more than 20 years of experience in high-speed digital testing. He has worked in the last ten years as a product manager for the oscilloscope product division of Rohde&Schwarz. He specializes in high-end models and their respective applications.
Johannes Ganzert
Johannes Ganzert / Application Engineer Oscilloscopes, Rohde & Schwarz
Johannes Ganzert is a Senior Applications Engineer for oscilloscopes at Rohde & Schwarz in Munich, Germany. After graduation from the Technical University of Munich, he joined Rohde & Schwarz as a Development Engineer for digital hardware and software. Over time, Johannes Ganzert acquired a vast experience in RF and digital applications, particularly high-speed digital design and serial buses. He is an active participant in several standardization consortia such as the OPEN Alliance and USB-IF.